Datasheet 搜索 > 时钟发生器 > Silicon Labs(芯科) > SI5341D-A-GM Datasheet 文档
SI5341D-A-GM 数据手册 (56 页)
查看文档
或点击图片查看大图

SI5341D-A-GM 技术参数、封装参数

SI5341D-A-GM 外形尺寸、物理参数、其它

SI5341D-A-GM 数据手册

Silicon Labs(芯科)
56 页 / 2.44 MByte
Silicon Labs(芯科)
112 页 / 2.87 MByte
Silicon Labs(芯科)
54 页 / 5.32 MByte

SI5341 数据手册

Silicon Labs(芯科)
时钟发生器, 350MHz, 1.71V至1.89V, 10输出, QFN-64
Silicon Labs(芯科)
时钟发生器, 712.5MHz, 1.71V至3.47V, 10输出, QFN-64
Silicon Labs(芯科)
Si5340 Si5341 - 时钟生成器Silicon Labs Si5340 / Si5431 任何频率、输出时钟生成器结合了宽带 PLL 和 MultiSynth 分数频率合成器。 可对各种整数和非整数相关频率进行合成。 为每个时钟输出指定其格式和输出电压,从而可使其更换多个时钟 IC 和振荡器,使其成为芯片上真正的时钟树。 Si5340:4 输入,4 输出,采用 44 引脚 QFN 封装 (7x7mm) Si5341:4 输入,10 输出,采用 64 引脚 QFN 封装 (9x9mm)\- 生成多达 10 个独立输出时钟 \- 超低抖动 - 通常低于 100 fs 有效值 \- 可配置输出与 LVDS、LVPECL、CML、LVCMOS、HCSL 或可编程电压兼容 \- 输入频率范围: \- 外部晶体:25,48-54 MHz \- 差分时钟:10 到 750 MHz \- LVCMOS 时钟:10 到 250 MHz \- 输出频率范围: \- 差分:100 Hz 到 712.5 MHz \- LVCMOS:100 Hz 到 250 MHz
Silicon Labs(芯科)
时钟发生器及支持产品 Ultra low-jitter, 10-output, any-frequency (< 350 MHz), any output clock generator
Silicon Labs(芯科)
评估板,用于 Si5341 时钟倍增器,Silicon LaboratoriesSi5341-EVB 评估板设计用于评估 Si5341 抖动衰减时钟倍增器,采用 Multisynth™ 技术,允许从 Clockbuilder Pro 设备配置平稳转换至性能评估。 板载 SMA 连接器允许通过独立的输入和输出时钟进行测量,具有可选反馈输入时钟,用于零延时模式。 评估板具有测试点,用于外部监测电源电压且可从 USB 端口或外部电源供电。由 USB 端口或外部电源供电 实时功率和接点温度测量 状态 LED,用于电源和控制/状态信号 ### 时钟发生器/缓冲器
Silicon Labs(芯科)
时钟发生器及支持产品 Ultra low-jitter, 10-output, any-frequency (< 350 MHz), any output clock generator
Silicon Labs(芯科)
Silicon Labs(芯科)
Silicon Labs(芯科)
评估板Si5341, 时钟和计时, 时钟倍频器, 抖动衰减器应用
Silicon Labs(芯科)
时钟发生器及支持产品 Ultra low-jitter, 10-output, any-frequency (< 350 MHz), any output clock generator
器件 Datasheet 文档搜索
数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件

关联型号