Datasheet 搜索 > 逻辑控制器 > TI(德州仪器) > SN74LVC125APWR Datasheet 文档
SN74LVC125APWR 数据手册 (20 页)
查看文档
或点击图片查看大图

SN74LVC125APWR 技术参数、封装参数

SN74LVC125APWR 外形尺寸、物理参数、其它

SN74LVC125APWR 数据手册

TI(德州仪器)
20 页 / 1.01 MByte
TI(德州仪器)
14 页 / 0.98 MByte
TI(德州仪器)
12 页 / 0.23 MByte

SN74LVC125 数据手册

TI(德州仪器)
具有三态输出的四路总线缓冲器闸
TI(德州仪器)
TEXAS INSTRUMENTS  SN74LVC125APWR  缓冲器/线路驱动器, 非反相, 3态, 4门, 1输入, 1.65V至3.6V, TSSOP-14
TI(德州仪器)
TEXAS INSTRUMENTS  SN74LVC125ADR  缓冲器/线路驱动器, 非反相, 3态, 4门, 1输入, 1.65V至3.6V, SOIC-14
TI(德州仪器)
具有三态输出的增强型产品四路总线缓冲门 14-SOIC -55 to 125
TI(德州仪器)
74LVC 系列反相器和缓冲器,德州仪器德州仪器的 74LVC 系列低功率 CMOS 逻辑集 IC 的一系列反相器和缓冲器。 74LVC 系列使用硅门 CMOS 技术,设计用于在 3.3V 时工作,与 5V 系统相比,允许功耗显著降低。工作电压:1.65 至 3.6V 5V 容差的输入 兼容性:输入 LVTTL/TTL,输出 LVCMOS 按 JESD 17标准,闩锁效应性能超过 250 mA ESD 保护超过 JESD 22 ### 74LVC 系列
TI(德州仪器)
74LVC 系列反相器和缓冲器,德州仪器德州仪器的 74LVC 系列低功率 CMOS 逻辑集 IC 的一系列反相器和缓冲器。 74LVC 系列使用硅门 CMOS 技术,设计用于在 3.3V 时工作,与 5V 系统相比,允许功耗显著降低。工作电压:1.65 至 3.6V 5V 容差的输入 兼容性:输入 LVTTL/TTL,输出 LVCMOS 按 JESD 17标准,闩锁效应性能超过 250 mA ESD 保护超过 JESD 22 ### 74LVC 系列
TI(德州仪器)
74LVC 系列反相器和缓冲器,德州仪器德州仪器的 74LVC 系列低功率 CMOS 逻辑集 IC 的一系列反相器和缓冲器。 74LVC 系列使用硅门 CMOS 技术,设计用于在 3.3V 时工作,与 5V 系统相比,允许功耗显著降低。工作电压:1.65 至 3.6V 5V 容差的输入 兼容性:输入 LVTTL/TTL,输出 LVCMOS 按 JESD 17标准,闩锁效应性能超过 250 mA ESD 保护超过 JESD 22 ### 74LVC 系列
TI(德州仪器)
缓冲器和线路驱动器 Quad Bus Buffer Gate
TI(德州仪器)
四路总线缓冲器闸具有三态输出 QUADRUPLE BUS BUFFER GATE WITH 3-STATE OUTPUTS
TI(德州仪器)
TEXAS INSTRUMENTS  SN74LVC125AD.  芯片, 74LVC 逻辑 [ROHS Substitute: 1102975]
器件 Datasheet 文档搜索
数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件

关联型号